Daily Arxiv

전 세계에서 발간되는 인공지능 관련 논문을 정리하는 페이지 입니다.
본 페이지는 Google Gemini를 활용해 요약 정리하며, 비영리로 운영 됩니다.
논문에 대한 저작권은 저자 및 해당 기관에 있으며, 공유 시 출처만 명기하면 됩니다.

Architect in the Loop Agentic Hardware Design and Verification

Created by
  • Haebom
Category
Empty

저자

Mubarek Mohammed

개요

본 논문은 하드웨어 설계 및 검증 프로세스의 자동화를 위해 에이전트 기반의 접근 방식을 제안합니다. 특히, 복잡한 하드웨어 설계의 어려움을 해결하기 위해, 에이전트가 엔지니어의 지도 하에 설계 과정을 하위 구성 요소로 분해하고, HDL 코드와 테스트 벤치를 생성하며, 검증을 수행하는 방식을 제시합니다. 이를 통해 LEGv8 유사 프로세서와 RISC-V 유사 32비트 프로세서를 설계 및 검증했으며, DE-10 Lite FPGA에서 LEGv8 유사 프로세서를 합성, 프로그래밍했습니다. 이 과정은 추론 및 비추론 모델을 결합하여, 각 프로세스 당 약 백만 개의 추론 토큰을 사용하며, 비용 효율적으로 하드웨어 설계 및 검증 실험을 수행할 수 있음을 보여줍니다.

시사점, 한계점

시사점:
에이전트 기반 자동화 방식을 통해 하드웨어 설계 및 검증 프로세스를 효율적으로 수행 가능.
LEGv8 및 RISC-V 프로세서 설계 및 검증 성공 사례 제시.
비용 효율적인 하드웨어 설계 실험 가능성을 보여줌.
확장 가능한 접근 방식으로, 향후 System-on-Chip (SoC) 설계에 대한 실험 가능성 제시.
한계점:
DE-10 Lite FPGA에 RISC-V 유사 프로세서 프로그래밍 미완료.
SoC 설계에 대한 실험은 향후 과제로 남겨둠.
👍